Codificador y decodificador digital reed-solomon programados para hardware reconfigurable
PDF

Palabras clave

hardware reconfigurable
códigos Reed-Solomon
comunicación digital

Cómo citar

Codificador y decodificador digital reed-solomon programados para hardware reconfigurable . (2010). Ingenieria Y Universidad, 11(1). https://revistas.javeriana.edu.co/index.php/iyu/article/view/922
Almetrics
 
Dimensions
 

Google Scholar
 
Search GoogleScholar

Resumen

En este artículo se presenta una recopilación de las bases teóricas empleadas para diseñar bloques funcionales del codificador/decodificador Reed-Solomon y una metodología de diseño orientada a tecnología FPGA. Inicialmente se presenta el diseño del algoritmo del codificador, luego se concibe la arquitectura y se captura el diseño de hardware mediante el empleo de VHDL y la herramienta de sintaxis Xilinx ISE 6.1. Finalmente se lleva a cabo la validación del comportamiento del codificador con ModelSim 5.7 mediante simulaciones de los módulos. Las operaciones en los campos finitos de Galois, GF(2m), son la base de varios algoritmos en el área de corrección de errores y procesamiento digital de señales. Sin embargo, los cálculos requeridos demandan gran cantidad de tiempo al ser implementados a través de software; por razones de desempeño y seguridad es preferible implementar los algoritmos en hardware.

PDF

AGATEP, Antolin. Reed-Solomon Solutions with Spartan-II FPGA, WP110 (v1.1). [Documento en línea]. February 10, 2000. <http://direct.xilinx.com/bvdocs/whitepapers/wp110.pdf> [Consulta: 10-3-2006].

ALVARADO, Raúl. Códigos para detección y corrección de errores en comunicaciones digitales. Ingenierías. 2004, vol. VII, núm. 25, p. 52-60. ISSN 1405-0676.

ARRIAGADA, Álvaro. FEC (Forward Error Correction) y Código Reed-Solomon. Universidad de Concepción, 2001.

ASHENDEN, Peter J. The VHDL Cookbook. 1st ed. Australia: Dept. Computer Science, University of Adelaide, South Australia, 1990. <http://www.ashenden.com.au>

CARPIO, Fernando. VHDL Lenguaje para descripción y modelado de circuitos. Ingeniería Informática. Universidad de Valencia, 1997.

CHANG, K. C. Digital Systems Design with VHDL and Synthesis, An Integrated Approach. Los Alamitos: IEEE Computer Society, 1999. 0-76950023-4

CUERVO, Efrén C. Construcción de un decodificador Reed-Solomon en VHDL. s.f.

DIGILENT. Digilab DIO2 Reference Manual. [Documento en línea]. 2002. <http://www.digilentinc.com>.[Consulta: 10-7-2006].

IEEE COMPUTER SOCIETY. IEEE Standard VHDL Language Reference Manual. Los Alamitos: IEEE Computer Society, 2000. ISBN 0-7381-1948-2.

LÓPEZ MARTÍNEZ, Fco.Javier. Diseño de transmisor y receptor para redes inalámbricas W-MAN. Tesis de grado. Escuela Técnica Superior de Ingeniería de Telecomunicación. Universidad de Málaga, 2005.

NAZAR A., Saqib. Implementación eficiente de algoritmos criptográficos en dispositivos de hardware reconfigurable. Tesis Doctoral. México: Centro de Investigación y de Estudios Avanzados, Instituto Politécnico Nacional, 2004.

PÉREZ L., Serafín A. et al. Diseño de sistemas digitales con VHDL. España, 2002. http://www.dte.uvigo.es/vhdl/. [Consulta: 14-10- 2006].

REED, I. S. y SOLOMON, Polynomial Codes over Certain Finite Fields, Journal of the Society for Industrial and Applied Mathematics. 1960, vol. 8, núm. 2, p. 300-304.

SANDOVAL, C. Transmisión de datos usando códigos Reed-Solomon e intercalado convolucional implementado sobre FPGA. Comunicación de Datos. 2006, vol. 4, pp. 83-89.

SHANNON, C. E. A Mathematical Theory of Communication. Bell System Technical Journal. 1948, vol. 27, p. 379-423.

SUARDÍAZ, Juan. Control electrónico mediante telefonía móvil digital basada en la red GSM. Revista Tecnología y Desarrollo. 2004, vol. 2.

VERA, M. y VEJARANO, G. Diseño de funciones DSP usando VHDL y FPGAs. [Documento en línea] Cali, Colombia: Grupo de Bioelectrónica y Nanoelectrónica, EIEE, Universidad del Valle. <http://www.iberchip.org/IX/Articles/POST-082.pdf>. [Consulta: 15-10-2006].

WICKER, S. B. y BHARGAVA, V. K. Reed-Solomon Codes an Their Applications. Wiley-IEEE Press. 1999. 336 p. ISBN: 0-7803-5391-9.

XILINX. Reed-Solomon Solutions with Spartan-II FPGA. Xilinx System Generator v2.1 for Simulink. s.l.: s.d.

Creative Commons License

Esta obra está bajo una licencia internacional Creative Commons Atribución 4.0.

Derechos de autor 2020 Cecilia Sandova- Ruiz, Antonio Fedón